Descripción
Especificaciones:
- Circuito integrado SN74LS14
- Compuesto por 6 inversores con acción Schmitt
- Encapsulado DIP de 14 pines
- Voltaje de operación de 5V
- Utiliza tecnología TTL
- Con alta inmunidad al ruido
$2,200
74LS14
Especificaciones:
Debes acceder para publicar una valoración.
74LS14 TTL Eliminar | 74LS125 TTL Eliminar | 74LS93 TTL Eliminar | 74LS02 TTL Eliminar | 74LS90 TTL Eliminar | 74LS92 TTL Eliminar | |
---|---|---|---|---|---|---|
Name | 74LS14 TTL Eliminar | 74LS125 TTL Eliminar | 74LS93 TTL Eliminar | 74LS02 TTL Eliminar | 74LS90 TTL Eliminar | 74LS92 TTL Eliminar |
Image | ![]() | ![]() | ![]() | ![]() | ![]() | ![]() |
SKU | ||||||
Rating | ||||||
Price | $2,200 | $2,500 | $1,500 | $2,500 | ||
Stock | Sin existencias | Sin existencias | ||||
Availability | Sin existencias | Sin existencias | ||||
Add to cart | ||||||
Description | 74LS14 Compuerta inversora Schmitt trigger Encapsulado DIP 14 pines, con voltaje de alimentación de 2-6 VDC. | 74LS125 TTL El SN74LS125 es una función cuádruple Bus Buffer de 3 estados que, cuando está activada, tiene las características de baja impedancia de una salida TTL con capacidad de accionamiento adicional a niveles lógicos altos para permitir la conducción de líneas de bus pesadamente cargadas sin resistencias externas pull-up. Cuando está desactivado, ambos transistores de salida se desactivan, presentando un estado de alta impedancia al bus, de modo que la salida no actuará ni como carga significativa ni como controlador. Las salidas del dispositivo LS125A se desactivan cuando G \ es alta. | 74LS93 TTL Contador Binario por Década de 4 bits 74LS93 es un contador binario por décadas de 4 bits con cuatro flip-flops maestro-esclavo y conmutación adicional para proporcionar un contador de división por dos y un contador binario de 3 etapas para el cual la longitud del ciclo de recuento se divide por ocho. Para lograr la longitud máxima de conteo (década, división por doce o binario de cuatro bits) en el Contador Binario de 4 bits 74LS93, la entrada CKB se conecta a la salida QA. Los pulsos de conteo de entrada se aplican a la entrada CKA y las salidas son como se describe en la tabla de funciones. | 74LS02 74LS02 es un circuito integrado “CI” con encapsulado DIP de 14 pines. Es una compuerta lógica digital que incorpora internamente 4 compuertas de tipo NOR. La compuerta NOR es una combinación de las compuertas OR y NOT, en otras palabras la compuerta NOR es la versión inversa de la compuerta OR. El 74LS02 es un circuito integrado para la compuert | 74LS90 TTL 74LS90 o SN74LS90N es un circuito integrado “CI” de la familia TTL de bajo consumo eléctrico y alta velocidad de operación, funcionalmente es un contador decádico (de décadas) formado por tres biestables JK, y uno SR. La salida Q de cada biestable (flip flop) representa un bit del número en código BCD, que muestra el estado de conteo. El 74LS90 es un circuito integrado digital que se utiliza como un contador binario de cuatro bits. Es parte de la familia de circuitos integrados 74LS de la serie TTL (Transistor-Transistor Logic). Los circuitos integrados de la serie 74LS son conocidos por su alta velocidad y bajo consumo de energía. Un contador binario es un dispositivo que cuenta en incrementos de uno a partir de un valor inicial y llega a un valor final específico, luego reinicia su conteo a partir del valor inicial. Los contadores binarios pueden contar de forma ascendente o descendente y tienen una capacidad máxima de contar hasta un cierto número de dígitos. El 74LS90 es un contador binario de cuatro bits, lo que significa que puede contar hasta 16 diferentes valores, desde 0000 hasta 1111 en binario. Sirve para realizar distintas practicas de electrónica desde realizar un tacómetro digital, reloj digital, divisor de frecuencia o realizar contadores con y sin indicación de resultado. | 74LS92 El 74LS92 es un contador divisor entre 12 que contiene cuatro flip-flops maestro-esclavo y compuerta adicional para proporcionar un contador de división por dos y un contador binario de 3 etapas para el cual la duración del ciclo de recuento es dividida por cinco para la división por seis para el LS92. Este contador tiene un reinicio cero cerrado para uso en aplicaciones complementarias de BCD nines. Para usar su longitud máxima de conteo de este contador, la entrada CKB está conectada a la salida QA. Los pulsos de conteo de entrada se aplican a la entrada CKA y las salidas son como se describe en la tabla de funciones apropiada.
|
Content | Especificaciones:
| Especificaciones:
| Especificaciones:
| Especificaciones:
| Especificaciones:
| Especificaciones:
|
Weight | N/D | N/D | N/D | N/D | N/D | N/D |
Dimensions | N/D | N/D | N/D | N/D | N/D | N/D |
Additional information |
Valoraciones
No hay valoraciones aún.